• Media type: E-Book; Report
  • Title: Architektur moderner RISC-Mikroprozessoren
  • Contributor: Eberle, Hans [Author]
  • imprint: ETH, Eidgenössische Technische Hochschule Zürich, Departement Informatik, Institut für Computersysteme, 1997-06
  • Published in: Technical report / Eidgenössische Technische Hochschule Zürich, Departement Informatik, 269
  • Language: German
  • DOI: https://doi.org/20.500.11850/68794; https://doi.org/10.3929/ethz-a-006652059
  • Keywords: REDUCED INSTRUCTION SET COMPUTER (COMPUTERSYSTEME) ; Pipelineverarbeitung ; RISC ; REDUCED INSTRUCTION SET COMPUTER (COMPUTER SYSTEMS) ; computer science ; Data processing ; Cachespeicher ; Mikroprozessoren ; PROZESSORARCHITEKTUREN + RECHNERARCHITEKTUREN (COMPUTERSYSTEME) ; PROCESSOR ARCHITECTURES + COMPUTER ARCHITECTURES (COMPUTER SYSTEMS)
  • Origination:
  • Footnote: Diese Datenquelle enthält auch Bestandsnachweise, die nicht zu einem Volltext führen.
  • Description: Seit der Entwicklung des ersten Mikroprozessors vor rund 25 Jahren konnte die Prozessorleistung kontinuierlich um jährlich 50 % verbessert werden. Diese Leistungsverbesserung ist im wesentlichen den Fortschritten der Halbleiterindustrie zu verdanken, welche den Entwicklern von integrierten Schaltungen einerseits immer schnellere Transistoren und andererseits eine immer grössere Anzahl Transistoren auf einem Chip zur Verfügung stellt. Damit kann die Prozessorleistung erhöht werden, ohne dass Änderungen an der Prozessororganisation nötig sind: die höhere Schaltgeschwindigkeit erlaubt es, Instruktionen schneller auszuführen, und die höhere Integrationsdichte kann dazu benutzt werden, breitere Datenpfade zu realisieren und damit breitere Operandenworte zu verarbeiten. Daneben sind aber auch architektonische Erweiterungen wesentlich mitverantwortlich an der Erhöhung der Rechenleistung. Die beiden wichtigsten Techniken, um die Arbeitsgeschwindigkeit von Mikroprozessoren weiter zu erhöhen, sind die Pipelineverarbeitung und die Verwendung von Cachespeichern. Die Pipelineverarbeitung erlaubt es, mehrere Operationen parallel auszuführen, während Cachespeicher einen schnelleren Zugriff auf Operationen und Operanden ermöglichen. In diesem Artikel werden die erwähnten Techniken besprochen und deren Anwendung in modernen RISC-Mikroprozessoren aufgezeigt.
  • Access State: Open Access
  • Rights information: In Copyright - Non-commercial Use Permitted