• Medientyp: E-Artikel; Sonstige Veröffentlichung; Elektronischer Konferenzbericht
  • Titel: Low-Power Reconfigurable Architectures for High-Performance Mobile Nodes
  • Beteiligte: Hanke, Matthias [VerfasserIn]; Kranich, Tim [VerfasserIn]; Berekovic, Mladen [VerfasserIn]; Papaefstathiou, Yannis [VerfasserIn]
  • Erschienen: Schloss Dagstuhl – Leibniz-Zentrum für Informatik, 2010
  • Sprache: Englisch
  • DOI: https://doi.org/10.4230/DagSemProc.10281.9
  • Schlagwörter: low power ; ASIP ; video encoding ; high performance ; Reconfiguration ; mobile device ; wireless sensor node ; encryption ; RASIP
  • Entstehung:
  • Anmerkungen: Diese Datenquelle enthält auch Bestandsnachweise, die nicht zu einem Volltext führen.
  • Beschreibung: Modern embedded systems have an emerging demand on high performance and low power circuits. Traditionally special functional units for each application are developed separately. These are plugged to a general purpose processors to extend its instruction set making it an application specific instruction set processor. As this strategy reaches its boundaries in area and complexity reconfigurable architectures propose to be more flexible. Thus combining both approaches to a reconfigurable application specific processor is going to be the upcoming solution for future embedded systems.
  • Zugangsstatus: Freier Zugang