• Medientyp: E-Artikel
  • Titel: A 1.2-V Dynamic Bias Latch-Type Comparator in 65-nm CMOS With 0.4-mV Input Noise
  • Beteiligte: Bindra, Harijot Singh; Lokin, Christiaan E.; Schinkel, Daniel; Annema, Anne-Johan; Nauta, Bram
  • Erschienen: Institute of Electrical and Electronics Engineers (IEEE), 2018
  • Erschienen in: IEEE Journal of Solid-State Circuits
  • Sprache: Nicht zu entscheiden
  • DOI: 10.1109/jssc.2018.2820147
  • ISSN: 0018-9200; 1558-173X
  • Schlagwörter: Electrical and Electronic Engineering
  • Entstehung:
  • Anmerkungen: